Re: [請益] IC設計真的比較好嗎

看板Tech_Job (科技人)作者 (明珠)時間2年前 (2021/06/13 21:44), 編輯推噓6(605)
留言11則, 7人參與, 2年前最新討論串7/11 (看更多)
※ 引述《timtim01 (我不是阿宅 是鄉民)》之銘言: : 豬屎屋有爽和不爽的 同公司也有分爽和不爽的 : 夠爽的豬屎屋 很多都很低調 每天準時下班 頂多TP前要加班 抓一些root cause : 不爽的豬屎屋 人力永遠不夠 天天過得跟GG差不多的工時 : 但是GG不能帶手機 滑滑line和FB 領的錢和GG差不多 能不能帶手機 以及自由度是否OK : 都會影響要不要去GG的意願 但是豬屎屋很重視學歷 至少台灣前面8間電資碩士 : 比較有機會進去 待久了 再去跳其他start up 賭一波 就財富自由了 : 豬屎屋去拚IPO上市的機會 比 其他產業更高 尤其大股東是系統廠的 那IPO幾乎是穩的 : 台GG只是很穩 去貸款利率會很低 但是台GG升遷不容易 到33 就會被一堆博士卡 : 小間豬屎屋穩穩做 搞到公司沒有你就會垮 這樣就好了 台GG不太可能這樣 : 現在一堆 HLS tool 只要spec夠明確 基本上只剩下驗證比較燒腦 驗證的夠齊 : 會出問題的機會不高 回一個離題的地方,目前台灣豬屎屋用 HLS 的應該還不多 大多使用情景是有 IP 臨時要安插進 IC 才會啟用 HLS 的優勢在於想法變成 RTL 的開發時間短 TLM 模擬速度也飛快 缺點是設計出來的 IP 面積往往過大 目前聽過最誇張的是 10 倍以上 ECO 也是個問題 固然有 EDA 公司運用 LEC 工具做自動化 ECO 但是現在的合成工具都太過於強大 以至於 LEC 工具定位不到 netlist 中的 IP 使得自動化 ECO 需要用到整份 netlist 下去做 有些大一點的系統整個流程跑完就大概六七天起跳 越接近 Tapeout 階段的 ECO 都會要求三四天完成 基於以上的理由 台灣豬屎屋 RTL 還是人寫的比較多 -- ※ 發信站: 批踢踢實業坊(ptt.cc), 來自: 118.166.224.250 (臺灣) ※ 文章網址: https://www.ptt.cc/bbs/Tech_Job/M.1623591858.A.395.html

06/13 21:56, 2年前 , 1F
受教 推!
06/13 21:56, 1F

06/13 22:12, 2年前 , 2F
是呀! 這才是現況
06/13 22:12, 2F

06/13 22:29, 2年前 , 3F
推+1 如果HLS這麼好用不會大家還在寫RTL
06/13 22:29, 3F

06/13 22:49, 2年前 , 4F
HLS連很多台灣一二線廠的Designer是什麼都不知道,而不是
06/13 22:49, 4F

06/13 22:49, 2年前 , 5F
不好用
06/13 22:49, 5F

06/13 23:17, 2年前 , 6F
Synthesis連SystemVerilog都不給用了還給你High Level
06/13 23:17, 6F

06/13 23:20, 2年前 , 7F
也沒什麼寫assertion的風氣 讓從SW轉過去的我很不習慣!
06/13 23:20, 7F

06/14 01:37, 2年前 , 8F
不是不知道,是缺點原po都說了,我看應該很多產線仔看不懂
06/14 01:37, 8F

06/14 01:37, 2年前 , 9F
這篇在說什麼XD
06/14 01:37, 9F

06/14 02:19, 2年前 , 10F
06/14 02:19, 10F

06/14 21:41, 2年前 , 11F
推 真的沒聽過台灣一線那幾家有在用HLS
06/14 21:41, 11F
文章代碼(AID): #1WnWkoEL (Tech_Job)
討論串 (同標題文章)
文章代碼(AID): #1WnWkoEL (Tech_Job)